优异的 DisplayPort 验证 IP,用于您的 IP、系统级芯片和系统级设计测试。深受开发规范的市场领导者所信赖。

由推动规范的市场领导者所使用

用于 DisplayPort 的 Cadence 验证 IP (VIP) 是业界最全面的面向 DisplayPort 设计的协议验证解决方案。它提供了一个完整的总线功能模型 (BFM) 和协议监视器,并集成了自动协议检查。DisplayPort VIP 整合了最新的协议更新,可在 IP、SoC 和系统层面轻松集成在仿真平台中。该 VIP 可帮助工程师减少测试时间,加速验证收敛,并确保最终产品的质量。

DisplayPort 图

产品优势

  • 支持 SystemVerilog、UVM、OVM、e 和 SystemC 的仿真平台语言接口
  • 通过预定义的错误或通过回调实现强大的错误注入功能
  • 允许绕过训练模式来连接设备
  • 在所有通道上生成受限的随机总线流量:主链路、AUX 和 HPD
  • 支持显示流压缩 (DSC)
  • 在 e 和 SystemVerilog 语言上提供广泛覆盖率

主要功能

下表列出了 VIP 中实现的规范的一些重要功能:

功能名称

描述

设备支持

  • 源、负载、链路训练可调的 PHY 中继器(LTTPR /重定时器)

主链路接口

  • 串行,并行(10 位,20 位,40 位)

链路速率

  • RBR (1.62Gbps)、HBR (2.7Gbps)、HBR2 (5.4Gbps)、R216 (2.16Gbps)、R243 (2.43Gbps)、R324 (3.24Gbps)、R432 (4.32Gbps)、UHBR10 (10Gbps)、UHBR13.5:(13.5Gbps)、UHBR20 (20Gbps)

链路宽度

  • 支持可配置的链路宽度:x1、x2 和 x4 通道

AUX

  • 本地 AUX,I2C over AUX,AUX 曼彻斯特-II 编码,AUX 抖动生成和检测

HDCP

  • 协议版本:1.3、2,2、2,3
  • 认证协议
  • 密码和数据加密/解密
  • SST 和 MST 模式链接完整性检查
  • 加密状态信令
  • 允许 AUX_DEFER 作为一个有效的响应

DPCD

  • 提供对 DisplayPort 配置数据的支持

HPD

  • 插入、拔出和 IRQ 脉冲

异步传输服务

  • 单流传输 (SST) 和多流传输 (MST) 模式

视频格式/模式

  • 基于像素阵列的所有比特深度
  • 颜色格式:YCbCr 4:2:0、RAW bpp 6/7/8/10/12/14/16、Adaptive-Sync 并忽略 MSA、MISC 1-bit 6 支持
  • 交错式视频模式

音频

  • LPCM 非 HBR、LPCM HBR、3D LPCM、1 位、DST、INFOFRAME SDP、Audio_TimeStamp SDP

链路训练

  • 可调节的摆动级别
  • 可调节的预加重级别
  • 链路再训练
  • 无需 AUX 握手的快速训练

主链路模型建模

物理层

  • (反)序列化(8b/10b、128b/132b)
  • 加扰/解扰
  • (反)序列化(8b/10b、128b/132b)
  • (去)歪斜
  • 纠错代码 (ECC)
  • 前向纠错 (FEC)
  • 每个颜色成分的 16 位 CRC

链路层(帧、线、空闲)

  • 颜色(拆封)封装
  • (去)填充
  • (去)成帧(基本和增强)

前向纠错 (FEC)

  • 有 SST/MST,有或没有 HDCP:
  • Reed-Solomon (RS) 254, 250
  • 双向交织和去交织(CD_ADJ、FEC_PM)

扩频时钟 (SSC)

  • DP 1.4、DP2.0

链路质量模式

  • Nyquist
  • 符号错误率
  • PRBS7
  • HBR2 眼图模式
  • 自定义 80 位
  • 自定义 264 位
  • 不同通道上的混合模式

电源管理

  • 启用负载电源状态机器和省电模式
  • 高级链路电源管理 (ALPM),减少唤醒延迟

全球时间代码

  • 使得 DP 设备之间通过 DP 链路的同步达到 100ns 的精度

面板自刷新 (PSR)

  • PSR、PSR2

DisplayPort 2.0、2.1

链路训练

  • 并行链路训练

编码

  • 128b/132b 通道编码

序列化/反序列化更新

  • 128b/132b 编码序列化/反序列化更新

加扰

  • 新 128b/132b 编码加扰/解扰

多流传输 (MST) 模式更新

  • MST 用于传输多个主要视频流,每个视频流都包含在一个 VC 有效载荷中
  • 多达 63 个独立的音频视频流
  • 默认 SDP 分割

链路速率更新

  • 新链路速率:UHBR10(10Gbps/通道)、UHBR13.5(13.5Gbps/通道)、UHBR20(20Gbps/通道)

PHY 逻辑更新

  • 链路层到 PHY 逻辑主链路通道数转换
  • 超级符号内移位/反向移位

链路层和链路训练更新

  • 128b/132b TPS 和顺序
  • SDP 奇偶校验码零填充(废止小数点交织)
  • VFREQ 和 AFREQ 替换

面板回放模式

  • 可选的功能被定义为面板自刷新 2 模式的一个子集,以减少系统级功率并提高自适应同步解决方案的灵活性

数据流压缩 (DSC) 更新

  • 支持DSC对于 128b/132b 链路层的 DP 设备来说是必备的
  • DSC 比特流穿过 DP 分支设备(重计时)
  • DSC 比特流映射到 32 位链路符号

控制数据指示器 (CDI)

  • CDI 插入
  • 将 4 位 CDI + 4 个 32 位符号合并为 132 位符号

预编码

  • 预编码默认启用,对于 128b/132b 通道编码可以禁用

偏斜

  • TX 偏斜(通道间最多 32 位)
  • RX 去偏斜

前向纠错 (FEC) 更新

  • 双向交织和去交织,RS FEC 启用

链路层通道计数

  • 4

物理通道计数

  • 4、2、1

微型数据包

  • 多流传输数据包 (MTP)
  • 每链路层通道 64 个链路符号周期
  • 链接层控制包 (LLCP) 中的压缩微型数据包标头

链路层帧边界更新

  • 用于 128b/132b 编码的链路层控制包 (LLCP)

链路质量模式更新

  • 奈奎斯特图、方形模式、SymbolErr (128b/132b TPS2)、264b 自定义、不同通道上的混合模式

回退

  • 从 DP 2.0 回退到 DP 1.4

DisplayPort 1.3、1.4、1.4a

视频格式更新

  • YCbCr 4:2:0、RAW bpp 6/7/8/10/12/14/16、Adaptive-Sync 并忽略 MSA、MISC 1-bit 6 支持

SDP 格式更新

  • 摄像头 SDP
  • 用于像素编码和色度格式的VSC SDP 扩展
  • 视频流配置扩展 VESA(VSC_EXT_VESA) 可链接的 SDP 类型
  • 视频流配置扩展 CEA (VSC_EXT_CEA) 可链接的 SDP 类型
  • CEA InfoFrame SDP 封装格式 Ver.1.3
  • 图片参数集 SDP
  • SST 和 MST 模式下的 SDP 分割

音频格式更新

  • 本机支持 3D LPCM、单比特位和 DST 类型

前向纠错 (FEC)

  • 支持使用 SST/MST 和有/无 HDCP 的跟踪
  • Reed-Solomon 编码 FEC 功能 RS(254、250)
  • 双向交织,CD_ADJ,FEC_PM

FEC SCRs

  • FEC 解码使能序列重新使能 1,000LL
  • FEC 使能序列在 LT 后首先使能 1,000LL
  • 在 FEC 块的末端插入 FEC 解码序列
  • 不推进 HDCP 密码的 PM 符号
  • FEC 运行差异变更

链路训练更新 (+SCRs)

  • HBR3 - 8.1Gbps/通道速度
  • TPS4 模式
  • 后链路训练请求序列和回退支持
  • 读取请求总共有 10 个 AUX_ACK
  • 双线和四线配置中的符号锁故障
  • 在 CR 期间减少通道回退
  • 最后部分 TPS2/TPS3/TP4 训练模式

链路质量测量模式更新

  • CP2520 (HBR2 合规眼图) SR-CP-CP-SR-248 00h's、SR-BF-BF-SR-248 00h's、SR-BS-BS-SR-248 00h's

链路训练-可调谐 PHY 中继器

  • 源和负载模型支持 LTTPR

eDP

内容保护

  • TPS4,带有交替扰码器 Seed 复位 (ASSR)

HDR 支持更新

  • 支持 HDR 的新 SDP 数据包(VCS 扩展 VESA SDP 和 VCS 扩展 CEA SDP)

SDP 格式更新

  • SST 模式的 SDP 分割

背光控制

  • 启用背光和显示控制寄存器

显示认证

  • 交替扰码器 Seed 复位 (ASSR)

快速训练

  • 无需 AUX 握手的快速训练

PSR/PSR2

  • 提供面板自刷新 (PSR) 功能

ALPM

  • 支持高级链路电源管理 (ALPM),减少唤醒延迟

链路速率

  • 支持新的标准链路速率:R216(2.16Gbps)、R243(2.43Gbps)、R324(3.24Gbps)和 R432(4.32Gbps),用于系统优化

Aux 帧同步

  • 基于 AUX 的源到负载的设备有源视频时序同步

Simulation Test Suite

Extensive testsuite, coverage model, and verification plan with clear linkage to the specification for simple and fast compliance testing.

Master Your Tools

Tutorials, Documentation, and Local Experts

Cadence Online Support

Increase your efficiency in using Cadence Verification IP with online trainings, VIP Portal, application notes, and troubleshooting articles