Resource Library
- MaxLinear Bridges the Gap Between Firmware and Hardware Development with Cadence
- GSP Emulation with Palladium Platform and Prototyping with Protium Platform
- SoC Firmware Debugging Tracer in Emulation Platform
- Improving Firmware Validation Productivity and Debug Efficiency Using Palladium Z1 Platform and Indago Debug Analyzer
- Pushbutton migration from emulation to prototyping based on Protium platform
- Accelerate Baidu Kunlun AI chip development based on Palladium Z1 platform
- Conquer IP Functional Verification with Formal and Simulation Approach
- イマジネーション、ケイデンスのデジタル設計・検証ソリューションを使用し、最先端GPUテクノロジを提供
- Accelerating software bring up and debug on emulator with a fluent migration from Palladium to Protium
- Digital Twin Case Study: Applying Emulation-Based Verification of SoC Using Tactical Software
- DFT DFD verification acceleration on Palladium
- Marvell Gains High Confidence for Silicon Tapeout Using Palladium Emulator to Validate Processor
- Building better aerospace and defense electronics: emulate before you fabricate
- Accelerate Your Time to Debug Root Cause
- Spirent Is Bringing Chipset Testing to Pre-Silicon Verification with Palladium and Protium Platforms
- AMD Designs 3rd-Gen EPYC Server Processors for HPC with Dynamic Duo
- Create Palladium Design Equivalent to Both Specification and Gate Implementation on Silicon
- Palladium and Protium Dynamic Duo
- Verify Smarter with Industry's First Datacenter-Class Emulation System
- SoC Firmware Debugging Tracer in Emulation Platform
- Pushbutton migration from emulation to prototyping based on Protium platform
- Accelerate Baidu Kunlun AI chip development based on Palladium Z1 platform
- Conquer IP Functional Verification with Formal and Simulation Approach
- Digital Twin Case Study: Applying Emulation-Based Verification of SoC Using Tactical Software
- 次世代Armプレミアムモバイルプラットフォーム設計のテープアウトに向けてArm社と協業
- ケイデンス、Armと協業、ハイパースケールコンピューティングおよび 5G通信向けSoCの開発を加速
- Nuvoton, ケイデンスのPalladium Z1 Enterprise Emulation Platformを活用し、MCUデザインの開発を加速
- ケイデンス、Arm Cortex-A78およびCortex-X1 CPU搭載モバイル機器開発向けにデジタル設計フルフローおよびVerification Suiteを最適化
- Thinci、AI設計にCadence Verification Suiteを採用し、 プロジェクトスケジュールを数か月加速
- ケイデンス、シリコン製造開始前のArmベアメタルの コンプライアンステスト自動化により、Armベースサーバーの開発を加速
- ケイデンスのPalladium Z1 Enterprise Emulation Platformが GUCのSoC設計を加速
- ケイデンスのデジタル設計フルフロー、サインオフ、およびシステム機能検証製品群、7nm Arm Cortex-A76 CPUデザインに最適な結果を提供
- ケイデンス、自動車機能安全規格ISO 26262認証機関TÜV SÜDより 業界初めて包括的な「TCL1適格」認定を取得
- ケイデンスPalladium Z1 Emulator向けにVirtualBridge Adapterを発表、ソフトウェアの立ち上げ期間を最大で3か月短縮
- ケイデンスのPerspec System Verifierを使用し、ルネサスがMCUの設計を加速
- Cavium社がケイデンス Palladium Z1エンタープライズ・エミュレーション・プラットフォームを採用
- ケイデンス、自動車機能安全規格ISO 26262に対応する業界初の包括的なTCL1ドキュメントを提供
- 富士通、「ポスト京」スーパーコンピューター開発にケイデンスのPalladium Z1エンタープライズ・エミュレーションプラットフォームを採用
- ルネサス エレクトロニクス、ケイデンスのInterconnect Workbenchを採用し、オンチップインターコネクトのパフォーマンス解析および検証を加速
- ケイデンス、ARMのCoretex-A73 CPUおよびMali-G71 GPUコア向け10nmリファレンスフローのRAK(Rapid Adoption Kits)を提供
- ケイデンス、Palladium Z1 エンタープライズ・エミュレーションプラットフォームを発表、データセンタークラス・エミュレーションの新たな時代をリード
Videos
Customers
Training and Support
Need Help?
Training
The Training Learning Maps help you get a comprehensive visual overview of learning opportunities.
Training News - Subscribe
Online Support
The Cadence Online Support (COS) system fields our entire library of accessible materials for self-study and step-by-step instruction.
Request SupportTechnical Forums
Find community on the technical forums to discuss and elaborate on your design ideas.
Find Answers in cadence technical forums