チップのパワーインテグリティを最適化するAIドリブン設計ソリューション

Cadence Voltus InsightAIは、生成AIテクノロジをシームレスに統合し、IRの見積もりが難しいとされる設計の早い段階でIRドロップの問題を予測し、問題を自動的に修正することで、IRドロップの迅速な自動クローズと生産性の向上を可能にし、より良い消費電力、性能、面積(PPA)を実現します。また、ケイデンスのデジタル・フルフローとシームレスに統合し、タイミングとデザイン・ルール・チェック(DRC)を考慮した設計の収束を可能にします。

cubes image

IRの問題の早期予測とIRドリブン設計改善

早期分析

実装設計の一環としてIR問題に早期に対処

生産性の2倍向上

問題の自動修正により、IRドロップ違反を95%削減し、IRクロージャー時間を50%改善

PPAの改善

効率的なマルチメソッドIR問題解決でPPAを改善

シームレスな統合

タイミングおよびDRCを考慮した設計改善のため、ケイデンス・デジタル・ツールとシームレスに統合

EM-IR違反を自動的に特定し対策可能な業界初の生成AIテクノロジー

設計プロセスの初期段階でIRドロップの問題を予測し、その根本原因を発見し、違反を効率的に修正するVoltus InsightAIを使用して、パワーインテグリティの課題を克服する方法をご覧ください。

エンジニアリングリソースの効率と生産性向上のための優れた機能

  • 高速なインクリメンタル解析:
    グリッドにおけるマシンラーニングモデルを構築し、極めて高速なインクリメンタルIR解析をおこないます。
  • IRドロップ診断:
    生成AIを使用してIRドロップ問題の根本原因を発見し、原因、障害、抵抗のボトルネックを迅速に特定することができます。
  • 様々な修正手法: 生成AIアルゴリズムにより、配置、グリッド補強、配線、ECO(Engineering Change Order)のような必要に応じて複数の方法を使用して、IRドロップのタイミングとDRC(Design Rule Check)を考慮した修正を実行しています。
  • シームレスな統合:
    Cadence Innovus Implementation System、Cadence Tempus Timing Solution、Voltus IC Power Integrity Solution、Cadence Pegasus Verification Systemなどの他のケイデンス・デジタル・ソリューションと統合し、インプリメンテーションからサインオフまで、タイミングとDRCも考慮した完全なIRデザインクロージャーを提供します。

Need Help?

Training

The Training Learning Maps help you get a comprehensive visual overview of learning opportunities.
Training News - Subscribe

Browse training

Online Support

The Cadence Online Support (COS) system fields our entire library of accessible materials for self-study and step-by-step instruction.

Request Support

Technical Forums

Find community on the technical forums to discuss and elaborate on your design ideas.


Find Answers in cadence technical forums